正社員
株式会社シーディア
東京都大田区羽田空港
月給41万6667円~66万6667円
仕事内容 | 仕事内容: ~仕事内容や年収などのミスマッチを起こしているエンジニアが、シーディアを活用しながらキャリアUP~ 【職務内容】 半導体製品(デジタル/アナログ)開発におけるフロントエンド、ミドルレンジ、バックエンド設計及びテスト/ 評価業務を担当していただきます。 デザインセンターもしくは(会社の定める場所)にてチーム単位で就業します。 ベテランエンジニア多数いますので、安心して就業可能です。 【業務詳細】 *デジタル設計例 RTL設計(論理設計)/検証/DFT/インプリ/P&R/STA/タイミング検証/FPGA 等 *アナログ設計例 各種アナログIP設計/回路/レイアウト/実機評価 等 *テスト開発例 プログラミング設計、テスター評価/解析業務 等 【プロジェクト例】 ※高周波、システムLSI、IC、混載回路など ・次世代車載プラットフォーム開発 ・IoT社会実現にむけたLSI開発 ・高速IF(インターフェース)、I/O開発 ・高速処理IP開発 ・先進のNAND型フラッシュメモリ開発 ・先端(CMOS)イメージセンサ開発 ・次世代新規格メモリ開発 ・設計環境開発など ■特徴・魅力: 【エンジニアファーストの待遇面】 同社はエンジニアのことを一番に考えた組織であります。 同社はメーカーから直接案件をいただく元請であるため余分な手数料が発生せず、エンジニアに対し良い待遇条件を提示することができます。 規模が小さいからこそ丁寧にエンジニアに寄り添ってFacetoFaceで対応出来ます。 エンジニアのキャリアを優先に考え、最適な提案をしています。 ご入社いただける方には、個人の力をどんどん伸ばしていってもらいたいと考えています。 【エンジニアとしての技術向上が臨める環境】 同社には高いスキルをもった30~60代のエンジニアが多く在籍しています。 不定期にてエンジニアが集まり勉強会を開催し、技術向上に向け交流を持ちます。 取引先も大手メーカーがほとんどですので、あたらしい技術を常に追い求める事ができる環境でございます。 【変更の範囲:会社の定める業務】 |
|---|---|
求めている人材 | 求める人材: <必須条件> ・デジタルまたはアナログの設計もしくは評価の経験 下記いずれかの使用経験 VerilogHDL,SystemVerilog,NC-Verilog,VCS,Design Compiler,DFT,PrimeTime,Quatus,Vivado,Virtuoso,Calibre,Spice,Perl,Tcl などの使用経験 |
勤務地 | 東京都大田区羽田空港1-1-4 株式会社シーディア 勤務地: 首都圏内での勤務。住所は本社所在地記載。 【交通手段】 アクセス: 顧客先による |
給与 | 月給41万6667円~66万6667円 給与: <想定年収>※あくまでも目安であり、選考を通じて上下する可能性がございます。 500万円~800万円 |
勤務時間 | 固定時間制 勤務時間・曜日: 9:00~18:00 (所定労働時間:8時間0分) 休憩時間:60分 |
待遇・福利厚生 | 【保険制度】 ・雇用保険 ・労災保険 ・健康保険 ・厚生年金 |
試用期間 | 試用期間なし |
その他 | その他: 雇用形態: 正社員 給与・報酬: 416,667円 - 666,667円 月給 平均所定労働時間(1か月当たり): 160時間 |
仕事に関するPR |
募集人数 | 5人 |
|---|
社名 | 株式会社Cloud Link |
|---|---|
事業内容 | 人材派遣・職業紹介 |
本社所在地 | 5410054 大阪府大阪市中央区南本町2-2-9辰野南本町ビル 5階 |
代表者 | 梅野 且貴 |
企業代表番号 | 0647084078 |
いま見ている求人へ応募してみましょう!
正社員
組み込みエンジニア
株式会社シーディア
東京都大田区羽田空港
月給41万6667円~66万6667円
組み込みエンジニア
株式会社シーディア